48 MB pamięci cache w procesorach IBM?
Źródło: własne
Firma IBM poinformowała o możliwości użycia pamięci DRAM w celu zwiększenia pojemności pamięci cache w procesorach. Wykorzystanie tego typu pamięci ma umożliwić kilkukrotny wzrost pojemności pamięci podręcznej. Firma informuje także o innych technologiach, które pomogą w optymalizacji pamięci cache procesorów.
Nowa technologia ma być użyta w obecnych procesorach IBM, takich jak Power oraz Cell, który powstaje przy współpracy z firmami Sony i Toshiba. IBM ma nadzieję na kilkukrotne zwiększenie pojemności pamięci podręcznej drugiego poziomu, która obecnie w procesorze Power6 wynosi 8 MB (SRAM).
Połączenie nowych pomysłów z technologią 45 nm ma skutkować zwiększeniem pojemności L2 do aż 48 MB! Według serwisu NordicHardware, firma może dysponować takim procesorem już w przyszłym roku.
Jeden z przedstawicieli IBM powiedział, że aby umieścić 24-36 MB pamięci cache w procesorze, potrzebna do tego powierzchnia powinna wynosić około 600 mm kwadratowych. Używając nowej technologii IBM można to osiągnąć na powierzchni 300-350 mm kwadratowych.


